이 블로그 검색

2024년 2월 27일 화요일

Flip Flop과 Latch에 대해 알아보자. (내 편한대로)

 플립플롭은 클럭 신호가 들어올 때마다, (종의 따라 posedge negedge 또는 둘 다 )

data 핀의 신호를 내부 레지스터에 저장하며

내부레지스터 값을 가지고 출력한다.  edge가 중요한 회로. 


다양한 종이 있으며, 클럭신호의 변화 시기에 값을 판단하므로, 반도체 회로를 만들 때, 

data 신호를 먼저 보내야 한다. (동시에 보내도 지연 때문에 괜찮음. 반클럭 이상 차이나면 .X)


.래치는 값이나 클럭이 변할 때, 클럭이 active라면,(low active or high active 소자 차이)

레지스터에 data를 저장한다. (그리고 출력이 정해진다. )


그러므로 클럭이 active일 때, 신호가 변해도 즉시 반영되는 차이를 가진다. 

댓글 없음:

댓글 쓰기

가장 많이 본 글